Août **** - janvier **** : Mission de consultant freelance pour Thales Transportation Systems à Dubai (Emirats Arabes Unis).
Mission : Assistance technique dans le cadre du projet du Métro de Dubai (Ligne rouge)
• Participation à la phase de Tests & Commissioning (Systèmes de communications)
Support et formation : application de contrôle et supervision des systèmes de communications (SCADA)
Mars 2008 - Mai 2009 : Société Novasys Ingénierie (Groupe Pacte Novation) à Issy-les-Moulineaux
Position : Ingénieur d’Etudes Systèmes Embarqués (Domaine ferroviaire)
Mission Assitance Technique chez ANSALDO-STS France aux Ulis (14 mois)
• Tests d’intégration du Calculateur de sécurité (CSD architecture Diva 2) : Equipement Bord THALYS
- Bi Standard ERTMS 2
• Investigations d’anomalies sur Baie de test
Tests Modulaires de la couche Configuration du calculateur (Tests sur cible)
Tests Unitaires de la couche Configuration (RTRT)
• Développement logiciel (ADA 95) de la couche Coupleur et Configuration du calculateur
• Spécialisation sur la partie communication radio (GSM-R) du calculateur
• Mise à jours de documentations (Dossiers de spécifications et conception logiciel, Plan de tests,
Catalogue de tests et Résultats de tests d’intégration)
• Projet ANSAB (Suède) et SZDC (Tchéquie) : Réalisation du Plan de Test d’intégration
Outils, Logiciels : Simulateurs d’environnement et d’équipement
Compilation : GreenHills ADA Multi, Microprocesseur ColdFire 68k Version 4.0.7
Gestion de configuration : Logiciel Synergy 6.4
Langages : ADA 95
Environnement : Unix (HP), Windows XP
Divers : Winmerge, Cygwin, Hummingbird 2007 (Exceed), Norme EN50128
Juin 2007 - Décembre 2007 : Ingénieur logiciel chez Antevis (Paris - FRANCE)
Projet : Développement d’un portail sous BEA Weblogic pour application de diffusion de vidéos sur Internet
Langages : Java J2EE, Swing, PHP, HTML, C++ (video player application), JavaScript
Logiciels : BEA Weblogic 8.1, SVN,Eclipse, MSProject, Flash, Dreamweaver, Photoshop
OS : Windows XP, LINUX (Debian)
DB : SqlServer, MySQL, Oracle
Avril 2007 à Mai 2007 : Société Eurilogic à Chatenay-Malabry
Position : Ingénieur d’Etudes
Transcodage ADA C++ application défense d’environ 150 000 LDC
Définition des règles de transcodage ADA C++
Transcodage de l’ensemble des modules algorithmiques du logiciel en langage ADA vers le langage C++
Vérification sur machine hôte de la non-regression fonctionnelle (tests) du code C++ issu de l’opération de transcodage
Outils de transcodage : ada2cc (Rehosting technologies) fourni par le sous-traitant
Compilateurs : compilateur natif gcc, compilateur croisé Diabdata (Windriver), compilateur natif Gnat
Gestion de configuration : Logiciel SVN
Portage logiciel, applicatif et IHM (170 000 LDC) du calculateur MCP sur une nouvelle plateforme matérielle (logiciel société Matra BAe Dynamics, MBD.A) : Console Tactique destinée à la défense anti-aérienne d’une zone géographique en coordonnant au mieux, en fonction des menaces, les unités de tir qui lui sont reliées.
Unix Solaris 8 VERS Linux Mandriva 2007 et passage IHM sous ILOG
Langages : C et C++, OS : UNIX (Solaris 8, CPU Ultrasparc) et norme POSIX, Linux Mandriva 2007 (CPU INTEL),
Environnement : Eclipse 3.2, UIMX, Ilog Views 4.0.1 et Ilog Maps 2.0, Toolkits MOTIF X11
Gestion de configuration : Logiciel SVN
Août 2006 - Avril 2007 : Ingénieur Microélectronique et Nanostructures (Consultant freelance)
1/ Nombreuses mission de conseil en lithographie par faisceaux d’éléctrons (INRS Canada, Ecole Polytechnique Fédéral de Lausanne, EPFL Lab)
2/ Cours d’électronique and Java technologies courses au Centre National des Arts et Métiers (CNAM Marseille)
Août 2004 - Juillet 2006 : Ingénieur de recherche sur les Nanostructures à l’Insitut National de la Recherche Scientifique (I.N.R.S) à Varennes (Université du Québec à Montréal), CANADA
Département Energie - Matériaux - Télécommunications (EMT)
Responsabilités :
Responsable des procédés de nanofabrication par lithographie éléctronique, en charge de la réception de l’équipement Leica VB6-UHR-EWF, Analyses et conception des tests d’acceptance, formation de 2 ingénieurs process, conception et mise au point de procédés de nanofabrication, rédaction de documentation technique, composants semiconducteurs (sur substrats Si, GaAs ou InP)
- Etudes de faisabilité technique, suivi de projet, définition et création de plans qualité pour de nombreuses applications semiconducteurs. Développement et caractérisations de procédés de fabrication pour des composants submicroniques, résolutions de problèmes d’intégration. Améliorations dans la conception, la réalisation et la fiabilités de composants microélectroniques.
.
Janvier 2004 - Juillet 2004: CS–Communications & Systèmes à Toulouse
Position : Ingénieur d’études Systèmes embarqués
Développement logiciel tests unitaires sur système embarqué du moteur d’hélicoptère Makila-2A (Turbomeca, groupe SNECMA) suivant la norme DO178B (niveau A)
Langages : ADA 95, compiler GREENHILLS Ada multi, target : Power PC (MPC 555)
Conception et Spécifications : Matlab-Simulink (Specification – Design)
Logiciel de Test : Rational Test Real Time (RTRT from IBM)
Développement logiciel sur calculateur de gestion d’alarmes (Flight Warning System) d’Airbus (A320, A340, A380)
Langages : ADA 95 – C++, Assembler 6809 – 68xxx (Motorola) -Bus ARINC- OS : VMS / Unix
Environnement technique : Outils de gestion de configuration, Unix, OpenVMS, RTRT (IBM), Matlab
Septembre 2000 - Juillet 2002 : Alcatel OPTRONICS à Villarceaux
Position : Ingénieur Lithographie électronique et Thésard CIFRE
Thèse sur les réflecteurs et filtres pour lasers semi-conducteurs réalisés par insolation électronique et gravures sèches (gravure RIE et gravure ICP)
Responsable de l’acceptation de l’équipement de lithographie Leica VB 5 ; conceptions et analyses de tous les tests de l’équipement (interaction et gestion de l’installation des équipements avec la société LEICA à Cambridge-UK)
Responsable des stratégies (procédés) de tranferts de motifs submicroniques dans les matériaux semiconducteurs (matériaux III-V), analyses de défaillance, développement de process de fabrication, debug de process, amélioration de process, choix des équipements et participation aux achats
Réception du masqueur électronique Leica (suivi installation, tests de réception, mise au point des nouveaux tests
Transfert dans l’InP de réseaux aux pas de 80 nm, 200 nm, réseaux chirpés (à pas variables), transfert dans l’InP de tapers à pointe fine (< 70 nm) : validation des procédés de fabrication
Fabrication des réseaux de Bragg (composants Lasers) et de masques d’insolation (Quartz)
Validation process grille en T (Lg < 70 nm) pour transistors HEMTs (applications Drivers 40Gbit/s)
Gravure plasma RIE (Reactive Ion Etching) et ICP (Inductively Coupled Plasma) sur matériau InP
Impliqué dans le projet européen Photonic Crystals Integrated Circuits (PCIC) sur les cristaux photoniques 2D (sujet de thèse)
Environnement technique : UNIX, OpenVMS, logiciel CATs, salle blanche classe 100
Février 2000 - Juillet 2000 : CS–Communications & Systèmes à Toulouse
Position : Ingénieur d’études Systèmes embarqués
Développement logiciel et tests d’intégration sur système embarqué du moteur d’hélicoptère TM-333B2 (Turbomeca)
Codage et tests des nouvelles fonctions du calculateur de régulation et de surveillance du moteur d'hélicoptère TM-333 B2 chez Turboméca à Pau
Formation ADA 83
Environnement technique : Travaux en régie chez Turboméca à Pau, Émulateur Hewlett Packard (HP) sur cible microprocesseur 6809 et banc de tests
Octobre 1998 - Octobre 1999 : Service militaire (Marine Nationale) au Centre d’Instruction Naval de Saint-Mandrier (Var)
Position : Scientifique du Contingent et Ingénieur Traitement du signal
Realisation d’un générateur (logiciel didactique) de signaux acoustiques sous Labview (Windows NT)
Professeur d’Électronique Numérique (cours Officiers)
Professeur de mathématiques et de traitement du signal (Cours Officiers pakistanais)
Environnement technique : Windows NT, Labview
Avril 1998 - Septembre 1998 : Stage ingénieur au Centre National d’Etudes des Télécomminications (CNET) à Bagneux (Ex. Laboratoire de recherche de France Telecom sur les composants micro et optoélectroniques)
Position : Ingénieur stagiaire (Technologue)
Travaux de réception (acceptance) du nouvel équipement de lithographie électronique Leica VB5-HR
Mise au points des tests d’écritures et suivi des tests d’acceptances
Travaux sur les grilles en « T » pour les transistors HEMT (Longueur de grille de 100nm)
Observations microscope électronique à balayage et analyse de défaillance sur composants semi-conducteurs
Environnement technique : UNIX, OpenVMS, logiciel CATs, salle blanche classe 100
FORMATION
2000-2002 : Thésard CIFRE à l’Institut d’Electronique Fondamentale, Université d’Orsay à Paris (Directeur de thèse: Alain Koster). Travaux à temps complet chez Alcatel Opto+
Diplôme d’Études Approfondies (D.E.A.) Nanostructures and Micro-Électronique pour les Communications (NMEC) à l’univesité Paris XI (Orsay)
1998 : Diplôme d’Etudes Supérieures Spécialisées (D.E.S.S.) en Microélectronique à l’université Paul Sabatier à Toulouse
1997 : Maitrise Electronique-Electrotechnique-Automatique à l’université Paul Sabatier à Toulouse
Options : Optoélectronique et Hyperfréquences
1994-1996 : Licence d’ingénierie électrique à l’université Paul Sabatier à Toulouse
1992-1993 : Cours d’électronique et de traitement du signal au Centre National des Arts et Métiers (CNAM) à
Toulouse
1990-1992 : Brevet de Technicien Supérieur (B.T.S.) en Electronique au Lycée Technique Rouvière at Toulon - France
COMPÉTENCES
Langues étrangères maitrisées : Anglais, espagnol, arabe
Logiciels : Eclipse, Ilog Views, Cadence, Veribest, MDS (Hewlett Packard), CATS, Sigraph, Pspice, Labview, Matlab, Visual C++ 6.0, BEA Weblogic 8.1, Dreamweaver, Flash
Langages : C-C++, ADA 83, ADA 95, assembleur 68xxx, VHDL, Java, Verilog, HTML, PHP, JavaScript
Environnements : Linux, Unix (Solaris), Open VMS, Windows, Mac OS
Microelectronique / Optoelectronique / Electronique :
Lithographie par faisceau d’électrons (responsable et operateur principal sur équipements Leica VB5 et VB6)
Microscopie électronique à balayage (SEM), microscopie optique, microscopie à champ proche, gravure plasma (RIE ET ICP).Physique des semiconducteurs, Conception MMICs et ASICs, procédés de fabrication des composants électroniques, composants et technologies utilisées dans l’industrie des semiconducteurs. Électronique analogique et numérique, traitement du signal, EMC, Hyperfréquences, systèmes temps réel
Divers : Qualités rédactionnelles, communication, présentations (français ou anglais), adaptation
PUBLICATIONS
1/ Djoudi, A. and al. : “Fabrication of two-dimensional InP photonic band-gap structures using inductively coupled plasma etching”, Proceedings of the 14th international conference on Indium Phosphide and Related Materials (IPRM), May 2002, Stockholm.
2/ Ferrini, R., Djoudi A. and al. : “Optical characterization of 2D InP-based photonic crystals fabricated by inductively coupled plasma etching”, Electron. Lett., vol. 38, pp 962-964, 2002