Do Truong Giang
INTERNSHIP
Project
About Me
Certification
Pipelined CPU
Embedded System
IELTS
User Manage System
2022
Using System Verilog language and Quartus Tool for simulation Education
Knowledge
Bach Khoa University
Nguyen Thuong Hien
High School
Bachelor of Hardware system engineering
GPA: 3.0/4.0
2021 - Present
2018 - 2021
System Verilog Language
C/C++ Language
Digital Signal Processing
RISCV architecture (32-bit)
CMOS analog
Micro Control Unit: Atmega 328p
Tan Binh District, HCMC
*******.*******@*****.***
Contact
Language
English
Vietnamese
Overall: 6.5 (Reading: 7.0)
MOS 2023
Excel: (957/1000)
MOS 2023
Power Point: (892/1000)
Communicate with DE10 kit
By reducing instruction quantities by half, users can access more functions
Integer and compress
Digital Door Lock
Using C++ language and Proteus Tool for simulation ATmega 328p, LCD 16x2, Keypad 4x4, relay, solenoid for hardware Enable users to change their passwords for improved security Application for Student List
Using C language
Assisting users in managing student and employee information Enhancing management capabilities and retrieval speed I am a third-year Electrical Engineering student at Bach Khoa University with a strong passion for physical design engineering. Through coursework and projects, I have built a solid foundation in physical design. I have hands-on experience in C++ and proficiency in development tools for Embedded system design. Additionally, I have knowledge of hardware description languages like System Verilog and Verilog. I am eager to apply my skills and enthusiasm to an intern position, where I can contribute to innovative projects and further develop my expertise.
Đỗ Trường Giang
THỰC TẬP
Dự án
Giới Thiệu Bản Thân
Chứng Chỉ
Bộ xử lý dạng ống dẫn
Hệ Thống Nhúng
IELTS
Hệ thống quản lý người dùng
2/2024 - 5/2024
3/2024
2022
5-2023
Sử dụng ngôn ngữ System Verilog và công cụ Quartus để mô phỏng Học Vấn
Kiến Thức
Đại Học Bách Khoa
THPT Nguyễn Thượng Hiền
Cử Nhân Thiết kế mạch và phần cứng
Điểm Trung Bình Tích Luỹ: 3.0/4.0
2021 - Present
2018 - 2021
Ngôn Ngữ System Verilog
Ngôn Ngữ C/C++
Xử Lí Số Tín Hiệu
Kiến Trúc RISCV (32-bit)
CMOS analog
Vi Điều Kiển: Atmega 328p
Quận Tân Bình, Thành Phố Hồ Chí Minh
*******.*******@*****.***
Liên Hệ
Ngôn Ngữ
Tiếng Anh
Tiếng Việt
Overall: 6.5 (Reading: 7.0)
MOS 2023
Excel: (957/1000)
MOS 2023
Power Point: (892/1000)
Giao tiếp với bộ kit DE10
Bằng cách giảm một nửa số lượng tập lệnh, người dùng có thể truy cập vào nhiều chức năng hơn
Integer and compress
Khoá cửa số hoá
Sử dụng ngôn ngữ C++ và công cụ Proteus để mô phỏng ATmega 328p, LCD 16x2, Bàn phím 4x4, relay, solenoid cho phần cứng Cho phép người dùng thay đổi mật khẩu của họ để cải thiện tính bảo mật Ứng dụng danh sách sinh viên
Sử dụng ngôn ngữ lập trình C
Hỗ trợ người dùng trong việc quản lý thông tin của sinh viên và nhân viên Tăng cường khả năng quản lý và tốc độ truy xuất
Em là sinh viên năm ba ngành Kỹ thuật Điện tại Đại học Bách Khoa, với niềm đam mê mãnh liệt đối với Physical Design. Thông qua các khóa học và dự án, em đã xây dựng được nền tảng vững chắc trong lĩnh vực thiết kế vật lý. Em có kinh nghiệm thực hành với C++ và thành thạo các công cụ phát triển cho hệ thống nhúng. Ngoài ra, em còn có kiến thức về các ngôn ngữ mô tả phần cứng như System Verilog và Verilog. Em mong muốn áp dụng kỹ năng và sự nhiệt huyết của mình vào vị trí thực tập, nơi em có thể đóng góp vào các dự án sáng tạo và phát triển thêm chuyên môn của mình.